반응형
Q. 안녕하세요. 단순 재설치 관련 질문이어서 알려주신 포맷을 따르지 않고 질문드립니다. 왕초보인데요. 설치단계에서 강사님이 얘기하지 않은 명령어를 실수로 실행해 버리기도 하고(sudo apt upgrade -y), 에러도 발생해서 새로 설치하고 싶습니다. 그래서 기존꺼를 지우고 재설치하는 방법에 대해 알려주시면 감사하겠습니다. 그리고 추가 질문은 설치가 제대로 되면 몇G정도를 차지하는지요? 감사합니다 |
1. 기존 환경 삭제
(1) 기존 소프트웨어 및 관련 파일 삭제
- Vivado와 Vitis의 삭제: 설치된 경로(예: /tools/Xilinx 또는 /opt/Xilinx)를 삭제합니다.
- sudo rm -rf /tools/Xilinx sudo rm -rf /opt/Xilinx
- 라이센스 관련 파일 삭제: 라이센스 파일 또는 설정 파일이 홈 디렉토리에 있을 수 있습니다.
-
rm -rf ~/.Xilinx
-
- 환경 변수 초기화: ~/.bashrc 파일이나 ~/.zshrc 파일에서 Xilinx 관련 설정을 삭제합니다. 아래와 같은 항목들을 찾아 삭제하세요.
- export PATH=/tools/Xilinx/Vivado/2020.2/bin:$PATH
- export PATH=/tools/Xilinx/Vitis/2020.2/bin:$PATH
- export PATH=/tools/Xilinx/SDK/2020.2/bin:$PATH
-
변경 후 적용
-
source ~/.bashrc
-
(2) 패키지 관리로 설치한 의존성 제거
- Xilinx 설치 과정에서 추가한 의존성 패키지가 있다면 아래 명령으로 제거 가능합니다:
-
sudo apt autoremove
-
sudo apt autoclean
-
- 추가로 설치한 Python 라이브러리(예: pip 패키지)도 확인 후 필요하면 삭제하세요:
-
pip uninstall <package_name>
-
반응형
'개발 편의성을 위한 소소한 Tips > 04 질의 응답 정리' 카테고리의 다른 글
240514 라이브 방송 QnA (0) | 2024.05.17 |
---|---|
[FPGA Q/A. 029] Vivado, Vitis 설계 내용 수정 후 프로그램 실행 (0) | 2023.02.27 |
[Verilog HDL Q/A. 028] 왜 F/F들은 clock의 posedge edge에만 동기화 되는거지? posedge 와 negedge 둘 다 동기화될 수도 있지 않을까? 속도도 2배 빠를 것이고, double edge F/F이 있는데? (0) | 2023.01.18 |
HW 엔지니어가 알아두면 좋을 소소한 알쓸신잡 (0) | 2022.08.16 |
[Verilog HDL Q/A. 027] DDR, FIXED I/O 질문드립니다. (0) | 2022.08.05 |